Zehaztapena
T5L0 ASIC | T5L0 ASIC potentzia baxuko, errentagarria, GUI eta aplikazio oso integratuta dagoen txip bakarreko nukleo biko ASIC DWIN Teknologiak diseinatutako tamaina txikiko LCD eta 2020an ekoitzitako masarako diseinatua da. |
Kolore | 262K koloreak | ||
LCD mota | IPS-TFT-LCD | ||
Ikuspegi angelua | Ikusteko aingeru zabala, 85°/85°/85°/85°-ko balio tipikoa (L/R/U/D) | ||
Eremu aktiboa (AA) | 56,16 mm (W) × 93,60 mm (H) | ||
Ebazpena | 480×800 | ||
Atzeko argia | LED | ||
Distira | DMG80480F043_01WN:300nit DMG80480F043_01WTC:250nit DMG80480F043_01WTCZ01:250nit DMG80480F043_01WTCZ02:50nit |
Mota | CTP (ukipen-panel ahalgarria) | ||
Egitura | G+G egitura | ||
Ukitu modua | Laguntza-puntua ukitu eta arrastatu | ||
Azalera gogortasuna | 6H | ||
Argiaren transmisioa | %90 baino gehiago | ||
Bizitza | 1.000.000 aldiz baino gehiago ukitu |
Potentzia Tentsioa | 3.6 ~ 5.5V, 5V-ko balio tipikoa | ||
Eragiketa Korrontea | 230mA, VCC=5V, gehienezko atzeko argia, | ||
100mA, VCC=5V, atzeko argia itzalita, |
Laneko Tenperatura | -10 ℃ ~ 60 ℃ | ||
Biltegiratze Tenperatura | -20 ℃ ~ 70 ℃ | ||
Laneko Hezetasuna | % 10 ~ % 90 RH, % 60 RH balio tipikoa |
Erabiltzailearen interfazea | 50Pin_0.5mm FPC | ||
Baudrate | 3150~3225600bps | ||
Irteerako Tentsioa | Irteera 1;3,0~3,3 V | ||
Irteera 0;0~0,3 V | |||
Sarrerako tentsioa | Sarrera 1;3.3V | ||
Sarrera 0;0~0,5V | |||
Interfazea | UART2: TTL; UART4: TTL;(OS konfiguratu ondoren bakarrik eskuragarri) UART5: TTL; (SO konfiguratu ondoren bakarrik eskuragarri | ||
Datuen formatua | UART2: N81; UART4: N81/E81/O81/N82; 4 modu (OS konfigurazioa) UART5: N81/E81/O81/N82; 4 modu (OS konfigurazioa) |
Pin | Definizioa | I/O | Deskribapen funtzionala |
1 | 5V | I | Elikatze hornidura, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 sarrerako ADCak.12 biteko bereizmena 3,3 V-ko elikadura-iturriaren kasuan.0-3,3V sarrerako tentsioa.AD6 izan ezik, gainerako datuak OS corera bidaltzen dira UART3 bidez denbora errealean 16KHz-ko laginketa-tasarekin.AD1 eta AD5 paraleloan erabil daitezke, eta AD3 eta AD7 paraleloan erabil daitezke, hau da, 32KHz-ko bi laginketa AD.AD1, AD3, AD5, AD7 paraleloan erabil daitezke, hau da, 64KHz laginketa AD baten berdina;datuak 1024 aldiz batzen dira eta ondoren 64z zatitzen dira 64Hz 16bit AD balio bat lortzeko gainlaginketa bidez. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD2 | I | |
11 | 3.3 | O | 3.3V irteera, 150mA-ko gehienezko karga. |
12 | SPK | O | Kanpoko MOSFET burrunbagailua edo bozgorailua gidatzeko.Kanpoko 10K erresistentzia lurrera bota behar da piztea maila baxua dela ziurtatzeko. |
13 | SD_CD | I/O | SD/SDHC interfazea, SD_CK-k 22pF-ko kondentsadore bat GNDra konektatzen du SD txartelaren interfazearen ondoan. |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 16 biteko PWM irteera.Kanpoko 10K erresistentzia lurrera bota behar da piztea maila baxua dela ziurtatzeko.OS nukleoa denbora errealean kontrola daiteke UART3 bidez |
20 | PWM1 | O | |
21 | P3.3 | I/O | Bi IOetara konektatzeko RX8130 edo SD2058 I2C RTC erabiltzen baduzu, SCL P3.2-ra konektatu behar da eta SDA P3.3-ra paraleloan konektatu behar da 10K erresistentzia 3.3V-ra. |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | Kanpoko etenaldi 1 sarrera gisa erabil daiteke aldi berean, eta tentsio baxuko maila edo amaierako eten moduak onartzen ditu. |
24 | P3.0/EX0 | I/O | Kanpoko eten 0 sarrera gisa erabil daiteke aldi berean, eta tentsio baxuko maila edo amaierako eten moduak onartzen ditu. |
25 | P2.7 | I/O | IO interfazea |
26 | P2.6 | I/O | IO interfazea |
27 | P2.5 | I/O | IO interfazea |
28 | P2.4 | I/O | IO interfazea |
29 | P2.3 | I/O | IO interfazea |
30 | P2.2 | I/O | IO interfazea |
31 | P2.1 | I/O | IO interfazea |
32 | P2.0 | I/O | IO interfazea |
33 | P1.7 | I/O | IO interfazea |
34 | P1.6 | I/O | IO interfazea |
35 | P1.5 | I/O | IO interfazea |
36 | P1.4 | I/O | IO interfazea |
37 | P1.3 | I/O | IO interfazea |
38 | P1.2 | I/O | IO interfazea |
39 | P1.1 | I/O | IO interfazea |
40 | P1.0 | I/O | IO interfazea |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | IO interfazea |
46 | P0.1 | I/O | IO interfazea |
47 | CAN_TX | O | CAN interfazea |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (OS nukleoaren UART0 serie ataka) |
50 | UART2_RXD | I |
Eredua: EKT040B