Zehaztapena
T5L0 ASIC | DWINek garatua.Ekoizpen masiboa 2020an, 1MByte Ez Flash txipan, 128Kbyte biltegiratze espazio aldakorra OS CPU Core eta memoriarekin datuak trukatzeko.Berridazketa zikloa: 100.000 aldiz baino gehiago |
Kolore | 262K koloreak | ||
LCD mota | TN, TFT LCD | ||
Ikuspegi angelua | Ikusteko angelu arrunta, 70°/70°/30°/40°-ko balio tipikoa (L/R/U/D) | ||
Bistaratzeko eremua (AA) | 154,08 mm (W) × 85,92 mm (H) | ||
Ebazpena | 800×480 | ||
Atzeko argia | LED | ||
Distira | DMG80480F070_01WN: 250 nit | ||
DMG80480F070_01WTR: 200 nit |
Mota | RTP (ukipen panel erresistentea) | ||
Egitura | ITO filma + ITO beira | ||
Ukitu modua | Laguntza-puntua ukitu eta arrastatu | ||
Azalera gogortasuna | 3H | ||
Argiaren transmisioa | %80 baino gehiago | ||
Bizitza | Puntua > 1.000.000 aldiz;Trazua > 100.000 aldiz;150 g indarra, bizkarra eta aurrera bi aldiz zenbatu |
Potentzia Tentsioa | 3,6~5,5V | ||
Eragiketa Korrontea | VCC = +5V, Atzeko argia piztuta, 410mA | ||
VCC = +5V, Atzeko argia itzalita, 115mA |
Laneko Tenperatura | -10 ℃ ~ 60 ℃ | ||
Biltegiratze Tenperatura | -20 ℃ ~ 70 ℃ | ||
Laneko Hezetasuna | % 10 ~ % 90 RH, % 60 RH balio tipikoa |
Baudrate | 3150~3225600bps | ||
Irteerako Tentsioa | Irteera 1, Iout = 8mA;3,0~3,3V | ||
Irteera 0, Iout =-8mA;0~0,3V | |||
Sarrerako tentsioa(RXD) | Sarrera 1;3.3V | ||
Sarrera 0;0~0,5V | |||
Interfazea | UART2: TTL; | ||
UART4: TTL;(OS konfiguratu ondoren bakarrik eskuragarri) | |||
UART5: TTL; (SO konfiguratu ondoren bakarrik eskuragarri | |||
Datuen formatua | UART2: N81; | ||
UART4: N81/E81/O81/N82;4 modu (OS konfigurazioa) | |||
UART5: N81/E81/O81/N82;4 modu (OS konfigurazioa) | |||
Entxufea | 50Pin_0.5mm FPC | ||
Flasha | 8 M byte |
PINa | Definizioa | I/O | Deskribapen funtzionala |
1 | +5V | I | Elikatze hornidura, DC3.6-5.5V |
2 | +5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 sarrerako ADCak.12 biteko bereizmena 3,3 V-ko elikadura-iturriaren kasuan.0-3,3 V sarrera Tentsioa.AD6 izan ezik, gainerako datuak OS corera bidaltzen dira UART3 bidez denbora errealean 16KHz-ko laginketa-abiadurarekin.AD1 eta AD5 erabil daitezke paraleloa, eta AD3 eta AD7 paraleloan erabil daitezke, hau da, bi 32KHz-ko laginketa AD.AD1, AD3, AD5, AD7 paraleloan erabil daitezke, hau da 64KHz laginketa AD baten berdina da;datuak 1024 aldiz batzen dira eta ondoren 64z zatitu 64Hz 16bit AD balio bat gainlaginketaren bidez lortzeko. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3.3 | O | 3.3V irteera, 150mA-ko gehienezko karga. |
12 | SPK | O | Kanpoko MOSFET burrunbagailua edo bozgorailua gidatzeko.10K kanpoko erresistentzia lurrera bota behar da piztea maila baxua dela ziurtatzeko. |
13 | SD_CD | IO | SD/SDHC interfazea, SD_CK-k 22pF-ko kondentsadorea konektatzen du GND-ra gertu SD txartelaren interfazea. |
14 | SD_CK | O | |
15 | SD_D3 | IO | |
16 | SD_D2 | IO | |
17 | SD_D1 | IO | |
18 | SD_D0 | IO | |
19 | PWM0 | O | 2 16 biteko PWM irteera.Kanpoko 10K erresistentzia behera bota behar da lurra piztea maila baxua dela ziurtatzeko.OS nukleoa denbora errealean kontrola daiteke UART3 bidez |
20 | PWM1 | O | |
21 | P3.3 | IO | Bi IOetara konektatzeko RX8130 edo SD2058 I2C RTC erabiltzen baduzu, SCL P3.2-ra konektatu beharko litzateke eta SDA P3.3-ra paraleloan konektatuta egon beharko litzateke. 10K erresistentzia 3.3V-ra igotzeko. |
22 | P3.2 | IO | |
23 | P3.1/EX1 | IO | Kanpo eten 1 sarrera gisa erabil daiteke aldi berean, eta tentsio baxuko maila edo azken ertzaren eten moduak onartzen ditu. |
24 | P3.0/EX0 | IO | Kanpo eten 0 sarrera gisa erabil daiteke aldi berean, eta tentsio baxuko maila edo azken ertzaren eten moduak onartzen ditu. |
25 | P2.7 | IO | IO interfazea |
26 | P2.6 | IO | IO interfazea |
27 | P2.5 | IO | IO interfazea |
28 | P2.4 | IO | IO interfazea |
29 | P2.3 | IO | IO interfazea |
30 | P2.2 | IO | IO interfazea |
31 | P2.1 | IO | IO interfazea |
32 | P2.0 | IO | IO interfazea |
33 | P1.7 | IO | IO interfazea |
34 | P1.6 | IO | IO interfazea |
35 | P1.5 | IO | IO interfazea |
36 | P1.4 | IO | IO interfazea |
37 | P1.3 | IO | IO interfazea |
38 | P1.2 | IO | IO interfazea |
39 | P1.1 | IO | IO interfazea |
40 | P1.0 | IO | IO interfazea |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | IO | IO interfazea |
46 | P0.1 | IO | IO interfazea |
47 | CAN_TX | O | CAN interfazea |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (OS nukleoaren UART2 serie ataka) |
50 | UART2_RXD | I |